Radetzki, Martin (2000) Synthesis of digital circuits from object-oriented specifications. PhD, Universität Oldenburg.

[img]
Preview


Volltext (847Kb)

Abstract

Die Dissertation beschreibt die Erzeugung statischer digitaler Schaltungsstrukturen für anwendungsspezifische integrierte Schaltungen aus objektorientierten Modellen. Die dafür entwickelten Synthesekonzepte unterstützen Klassen mit Attributen und Methoden, Vererbung von Klassen, Nachrichtenaustausch zwischen Objekten sowie Polymorphie. Durch die Nutzbarkeit der objektorientierten Konstrukte für Entwurf, Implementierung und automatische Synthese wird ein methodischer Bruch zur objektorientierten Spezifikation vermieden. Neben der allgemeinen, auf einem Metamodell objektorientierter Systembeschreibungen basierenden Formulierung von Synthesekonzepten und Optimierungsverfahren ist auch deren Umsetzung für Objective VHDL, eine objektorientierte Variante der Hardwarebeschreibungssprache VHDL, Gegenstand der Arbeit. Mit Hilfe eines Übersetzungswerkzeugs kann aus einem in Objective VHDL formulierten Synthesemodell VHDL-Quelltext zur Weiterverarbeitung mit gängigen Synthesewerkzeugen erzeugt werden.

["eprint_fieldname_abstract_plus" not defined]

This thesis describes the generation of static digital circuit structures for application specific integrated circuits from object-oriented models. To this end, synthesis concepts for classes with attributes and methods, inheritance of classes, message exchange between objects, and polymorphism are developed. By making these object-oriented constructs usable in design, implementation, and automated synthesis, we avoid a methodological gap with respect to an object-oriented specification. In addition to the formulation of synthesis concepts and optimization techniques based on a meta model of object-oriented system descriptions, the thesis covers their implementation for Objective VHDL, an object-oriented variant of the hardware description language VHDL. A translation tool enables the generation of VHDL source code from a synthesis model originally written in Objective VHDL, thereby facilitating further processing with industry standard synthesis tools.

Item Type: Thesis (PhD)
Uncontrolled Keywords: [Keine Schlagwörter von Autor/in vergeben.]
Controlled Keywords: Digitale Schaltungsstrukturen, integrierte Schaltungen, objektorientierte Modelle
Subjects: Technology, medicine, applied sciences > Engineering and machine engineering
Divisions: School of Computing Science, Business Administration, Economics and Law > Department of Computing Science
Date Deposited: 17 Jan 2013 14:17
Last Modified: 08 Jul 2013 13:03
URI: https://oops.uni-oldenburg.de/id/eprint/399
URN: urn:nbn:de:gbv:715-oops-4323
DOI:
Nutzungslizenz:

Actions (login required)

View Item View Item

Document Downloads

More statistics for this item...